| ISBN/价格: | 978-7-121-10741-2:CNY58.00 |
|---|---|
| 作品语种: | chi |
| 出版国别: | CN 110000 |
| 题名责任者项: | 基于Quartus II的数字系统Verilog HDL设计实例详解/.周润景,苏良碧编著 |
| 出版发行项: | 北京:,电子工业出版社:,2010.5 |
| 载体形态项: | 430页:;+图:;+26cm |
| 丛编项: | EDA应用技术 |
| 一般附注: | 使用对象:从事数字系统设计的技术人员 |
| 提要文摘: | 本书以实例详解的方式介绍以Quartus II 9.0为设计平台的FPGA/CPLD数字系统设计。书中的实例包括简单的数字逻辑电路实例、数字系统设计实例,以及复杂数字系统设计实例,由浅入深地介绍了采用Quartus II进行数字系统开发的设计流程、设计思想和设计技巧。 |
| 题名主题: | 可编程逻辑器件 应用软件 |
| 题名主题: | 可编程逻辑器件 |
| 题名主题: | 应用软件 |
| 中图分类: | TP332.1 |
| 个人名称等同: | 周润景 编著 |
| 个人名称等同: | 苏良碧 编著 |
| 记录来源: | CN LCTBU 20110218 |